A buffer-based switched-capacitor integrator with reduced capacitance ratio

Hiroki Matsumoto*, Zheng Tang, Okihiko Ishizuka

*この論文の責任著者

研究成果: 書籍の章/レポート/会議録会議への寄与査読

1 被引用数 (Scopus)

抄録

A novel buffer-based switched-capacitor (SC) integrator integrable by a method of reducing the capacitance ratio is presented. By this method, a high-Q SC filter can be made by realizable capacitance ratio on CMOS process. The proposed integrator can also be operated over wide frequency range because it uses a unity gain buffer (UGB).

本文言語英語
ホスト出版物のタイトルMidwest Symposium on Circuits and Systems
出版社Publ by IEEE
ページ719-720
ページ数2
ISBN(印刷版)0780300815
出版ステータス出版済み - 1991
イベント33rd Midwest Symposium on Circuits and Systems - Calgary, Alberta, Can
継続期間: 1990/08/121990/08/15

出版物シリーズ

名前Midwest Symposium on Circuits and Systems
2

学会

学会33rd Midwest Symposium on Circuits and Systems
CityCalgary, Alberta, Can
Period1990/08/121990/08/15

ASJC Scopus 主題領域

  • 電子材料、光学材料、および磁性材料
  • 電子工学および電気工学

フィンガープリント

「A buffer-based switched-capacitor integrator with reduced capacitance ratio」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル